![Dr.-Ing. Markus Ulbricht präsentierte beim Auftakttreffen in Kaiserslautern die IHP-Ergebnisse der ersten Projektphase von Scale4Edge. © edacentrum GmbH 2024/Andreas Vörg / Dr Markus Ulbricht presented the IHP results of the first project phase of Scale4Edge at the kick-off meeting in Kaiserslautern. © edacentrum GmbH 2024/Andreas Vörg Dr.-Ing. Markus Ulbricht präsentierte beim Auftakttreffen in Kaiserslautern die IHP-Ergebnisse der ersten Projektphase von Scale4Edge. © edacentrum GmbH 2024/Andreas Vörg / Dr Markus Ulbricht presented the IHP results of the first project phase of Scale4Edge at the kick-off meeting in Kaiserslautern. © edacentrum GmbH 2024/Andreas Vörg](/uploads/images/_scale/newsimage390028_169_626x352.jpg)
![Der in Kaiserslautern vorgeführte TETRISC-SoC-Demonstrator mit dem entwickelten Testchip in der Mitte. © IHP 2024/Franziska Wegner / The TETRISC SoC demonstrator presented in Kaiserslautern with the developed test chip in the centre. © IHP 2024/Franziska Wegner Der in Kaiserslautern vorgeführte TETRISC-SoC-Demonstrator mit dem entwickelten Testchip in der Mitte. © IHP 2024/Franziska Wegner / The TETRISC SoC demonstrator presented in Kaiserslautern with the developed test chip in the centre. © IHP 2024/Franziska Wegner](/uploads/images/_scale/csm_20240312_scale4edge_2b89c3a79c_626x419.png)
-
- Know How, Institut
Scale4Edge startet in zweite Projektphase: Fehlertolerantes System beim Auftakttreffen vorgestellt
Zukunftsfähige Spezialprozessoren für die Technologiesouveränität in Deutschland standen auf der Tagesordnung der gemeinsamen Veranstaltung der vom Bundesministerium für Bildung und Forschung (BMBF) geförderten Projekte KI-Mobil, KI-Power und Scale4Edge. In zwei Phasen werden Entwicklungsplatt…